加入星計(jì)劃,您可以享受以下權(quán)益:
LTE(Long Term Evolution,長(zhǎng)期演進(jìn))是由3GPP(The 3rd Generation Partnership Project,第三代合作伙伴計(jì)劃)組織制定的UMTS(Universal Mobile Telecommunications System,通用移動(dòng)通信系統(tǒng))技術(shù)標(biāo)準(zhǔn)的長(zhǎng)期演進(jìn),于2004年12月在3GPP多倫多會(huì)議上正式立項(xiàng)并啟動(dòng)。LTE系統(tǒng)引入了OFDM(Orthogonal Frequency Division Multiplexing,正交頻分復(fù)用)和MIMO(Multi-Input & Multi-Output,多輸入多輸出)等關(guān)鍵技術(shù),顯著增加了頻譜效率和數(shù)據(jù)傳輸速率(20M帶寬2X2MIMO在64QAM情況下,理論下行最大傳輸速率為201Mbps,除去信令開(kāi)銷(xiāo)后大概為150Mbps,但根據(jù)實(shí)際組網(wǎng)以及終端能力限制,一般認(rèn)為下行峰值速率
LTE(Long Term Evolution,長(zhǎng)期演進(jìn))是由3GPP(The 3rd Generation Partnership Project,第三代合作伙伴計(jì)劃)組織制定的UMTS(Universal Mobile Telecommunications System,通用移動(dòng)通信系統(tǒng))技術(shù)標(biāo)準(zhǔn)的長(zhǎng)期演進(jìn),于2004年12月在3GPP多倫多會(huì)議上正式立項(xiàng)并啟動(dòng)。LTE系統(tǒng)引入了OFDM(Orthogonal Frequency Division Multiplexing,正交頻分復(fù)用)和MIMO(Multi-Input & Multi-Output,多輸入多輸出)等關(guān)鍵技術(shù),顯著增加了頻譜效率和數(shù)據(jù)傳輸速率(20M帶寬2X2MIMO在64QAM情況下,理論下行最大傳輸速率為201Mbps,除去信令開(kāi)銷(xiāo)后大概為150Mbps,但根據(jù)實(shí)際組網(wǎng)以及終端能力限制,一般認(rèn)為下行峰值速率收起
查看更多FPGA 數(shù)碼管
數(shù)字鐘控制系統(tǒng)電路VHDL電子鐘秒表鬧鐘DE1-SOC開(kāi)發(fā)板FPGA 數(shù)碼管
秒表數(shù)字鐘verilog電子鐘跑表DE1開(kāi)發(fā)板數(shù)字時(shí)鐘仿真畢業(yè)設(shè)計(jì) LCD顯示
基于STC89C52單片機(jī)設(shè)計(jì)的電子指南針(LSM303DLH模塊(三軸磁場(chǎng) + 三軸加速度)PD快充 通信協(xié)議
ECP5701 PD協(xié)議芯片:支持5V/9V/12V/15V/20V多檔快充FPGA 數(shù)碼管
鬧鐘數(shù)字鐘verilog電子時(shí)鐘DE1-SOC開(kāi)發(fā)板數(shù)字時(shí)鐘仿真開(kāi)關(guān)電源 電源管理
SL3041:60V 72V電動(dòng)工具/電機(jī)驅(qū)動(dòng)板電源芯片led驅(qū)動(dòng) 音頻功放
【awinic inside】vivo S20聲學(xué)系統(tǒng)搭載艾為音頻功放,融入SKTune神仙算法FPGA verilog
花樣流水燈設(shè)計(jì)DE1-SOC開(kāi)發(fā)板按鍵控制verilogFPGA 數(shù)碼管
8位BCD加法器DE1-SOC開(kāi)發(fā)板verilog核心板 安卓系統(tǒng)
QCS8550安卓核心板_高通AI高算力智能模組方案定制充電器 PD快充
沃班圣30W充電器,采用CX7530+CX7538D實(shí)現(xiàn)1A+1C+Lightning三口快充方案FPGA 數(shù)碼管
萬(wàn)年歷設(shè)計(jì)DE1-SOC開(kāi)發(fā)板年月日時(shí)分秒顯示verilog代碼FPGA 數(shù)碼管
交通燈控制器DE1開(kāi)發(fā)板紅綠燈數(shù)碼管倒計(jì)時(shí)verilog開(kāi)關(guān)電源 電源管理
DER-276:高效率40W備用電源,采用TOPSwitchTM-JX TOP267KG電源芯片開(kāi)關(guān)電源 電源管理
DER-275:高效率30W后備電源,采用TOPSwitchTM-JX TOP265KG電源芯片FPGA verilog
四層電梯控制DE1-SoC開(kāi)發(fā)板verilog 4層電梯畢業(yè)設(shè)計(jì) oled顯示
基于單片機(jī)設(shè)計(jì)的水平儀(STC589C52+MPU6050)畢業(yè)設(shè)計(jì) LCD顯示
STC89C52+HX711完成電子秤設(shè)計(jì)FPGA 數(shù)碼管
籃球計(jì)時(shí)器倒計(jì)時(shí)器DE0-CV開(kāi)發(fā)板籃球比賽定時(shí)器VHDLFPGA LCD顯示
DE2-115開(kāi)發(fā)板的4位電子密碼鎖數(shù)碼管LCD1602液晶顯示verilog51單片機(jī) proteus仿真
基于51單片機(jī)的電流檢測(cè)【2路交流,LCD1602,TLC1543】(仿真)51單片機(jī) proteus仿真
基于51單片機(jī)的鬧鐘【DS1302,數(shù)碼管,獨(dú)立按鍵】(仿真)FPGA 數(shù)碼管
DE0-CV開(kāi)發(fā)板交通燈控制器紅綠燈VHDL正常和報(bào)警FPGA 數(shù)碼管
DE0開(kāi)發(fā)板交通燈控制器紅綠燈時(shí)間可配VHDL安卓系統(tǒng) 八核處理器
定制AR眼鏡_AR智能眼鏡方案_智能可穿戴解決方案USB Type-C接口 音頻功放
【awinic inside】影石Insta360運(yùn)動(dòng)相機(jī)內(nèi)置艾為芯,開(kāi)啟拍攝芯紀(jì)元FPGA verilog
DE0開(kāi)發(fā)板的交通燈控制器紅綠燈verilog手動(dòng)自動(dòng)FPGA verilog
簡(jiǎn)單電子琴設(shè)計(jì)verilog蜂鳴器8音階開(kāi)關(guān)電源 電源管理
DER-260:1.5W非隔離反激式電源,帶0.00W關(guān)機(jī)模式開(kāi)關(guān)電源 電源管理
DI-202:2.5W應(yīng)急照明電源,采用LinkSwitch-LP LNK564PG開(kāi)關(guān)