加入星計劃,您可以享受以下權(quán)益:
中繼器(RP repeater)是工作在物理層上的連接設備。適用于完全相同的兩個網(wǎng)絡的互連,主要功能是通過對數(shù)據(jù)信號的重新發(fā)送或者轉(zhuǎn)發(fā),來擴大網(wǎng)絡傳輸?shù)木嚯x。 中繼器是對信號進行再生和還原的網(wǎng)絡設備:OSI模型的物理層設備。中繼器是局域網(wǎng)環(huán)境下用來延長網(wǎng)絡距離的,但是它屬于網(wǎng)絡互聯(lián)設備,操作在OSI的物理層,中繼器對在線路上的信號具有放大再生的功能,用于擴展局域網(wǎng)網(wǎng)段的長度(僅用于連接相同的局域網(wǎng)網(wǎng)段)。中繼器(RP repeater)是連接網(wǎng)絡線路的一種裝置,常用于兩個網(wǎng)絡節(jié)點之間物理信號的雙向轉(zhuǎn)發(fā)工作。中繼器主要完成物理層的功能,負責在兩個節(jié)點的物理層上按位傳遞信息,完成信號的復制、調(diào)整和放大功能,以此來延長網(wǎng)絡的長度。由于存在損耗,在線路上傳輸?shù)男盘柟β蕰饾u衰減,衰減到一定程度時將造成信號失真,因此會導致接收錯誤。中繼器就是為解決這一問題而設計的。它完成物理線路的連接,對衰減的信號
中繼器(RP repeater)是工作在物理層上的連接設備。適用于完全相同的兩個網(wǎng)絡的互連,主要功能是通過對數(shù)據(jù)信號的重新發(fā)送或者轉(zhuǎn)發(fā),來擴大網(wǎng)絡傳輸?shù)木嚯x。 中繼器是對信號進行再生和還原的網(wǎng)絡設備:OSI模型的物理層設備。中繼器是局域網(wǎng)環(huán)境下用來延長網(wǎng)絡距離的,但是它屬于網(wǎng)絡互聯(lián)設備,操作在OSI的物理層,中繼器對在線路上的信號具有放大再生的功能,用于擴展局域網(wǎng)網(wǎng)段的長度(僅用于連接相同的局域網(wǎng)網(wǎng)段)。中繼器(RP repeater)是連接網(wǎng)絡線路的一種裝置,常用于兩個網(wǎng)絡節(jié)點之間物理信號的雙向轉(zhuǎn)發(fā)工作。中繼器主要完成物理層的功能,負責在兩個節(jié)點的物理層上按位傳遞信息,完成信號的復制、調(diào)整和放大功能,以此來延長網(wǎng)絡的長度。由于存在損耗,在線路上傳輸?shù)男盘柟β蕰饾u衰減,衰減到一定程度時將造成信號失真,因此會導致接收錯誤。中繼器就是為解決這一問題而設計的。它完成物理線路的連接,對衰減的信號收起
查看更多FPGA 數(shù)碼管
數(shù)字鐘verilog鬧鐘DE2-115開發(fā)板電子表時鐘電子鐘原理圖AR眼鏡 智能眼鏡
【awinic inside】艾為芯強勢賦能聯(lián)想Lecoo斗戰(zhàn)者G1拍攝AI眼鏡FPGA 數(shù)碼管
DE2-115開發(fā)板的數(shù)字鐘verilog電子鐘電子表時鐘FPGA 數(shù)碼管
DE2-70開發(fā)板出租車計費器verilog計價器開關電源 電源管理
RDR-239:150W LLC高壓DC-DC諧振轉(zhuǎn)換器,使用HiperLCS LCS702HG設計51單片機 proteus仿真
基于51單片機的電流表【交流,LCD1602,TLC1543】(仿真)FPGA 數(shù)碼管
數(shù)字鐘控制系統(tǒng)電路VHDL電子鐘秒表鬧鐘DE1-SOC開發(fā)板FPGA 數(shù)碼管
秒表數(shù)字鐘verilog電子鐘跑表DE1開發(fā)板數(shù)字時鐘仿真畢業(yè)設計 LCD顯示
基于STC89C52單片機設計的電子指南針(LSM303DLH模塊(三軸磁場 + 三軸加速度)PD快充 通信協(xié)議
ECP5701 PD協(xié)議芯片:支持5V/9V/12V/15V/20V多檔快充FPGA 數(shù)碼管
鬧鐘數(shù)字鐘verilog電子時鐘DE1-SOC開發(fā)板數(shù)字時鐘仿真開關電源 電源管理
SL3041:60V 72V電動工具/電機驅(qū)動板電源芯片led驅(qū)動 音頻功放
【awinic inside】vivo S20聲學系統(tǒng)搭載艾為音頻功放,融入SKTune神仙算法FPGA verilog
花樣流水燈設計DE1-SOC開發(fā)板按鍵控制verilogFPGA 數(shù)碼管
8位BCD加法器DE1-SOC開發(fā)板verilog核心板 安卓系統(tǒng)
QCS8550安卓核心板_高通AI高算力智能模組方案定制充電器 PD快充
沃班圣30W充電器,采用CX7530+CX7538D實現(xiàn)1A+1C+Lightning三口快充方案FPGA 數(shù)碼管
萬年歷設計DE1-SOC開發(fā)板年月日時分秒顯示verilog代碼FPGA 數(shù)碼管
交通燈控制器DE1開發(fā)板紅綠燈數(shù)碼管倒計時verilog開關電源 電源管理
DER-276:高效率40W備用電源,采用TOPSwitchTM-JX TOP267KG電源芯片開關電源 電源管理
DER-275:高效率30W后備電源,采用TOPSwitchTM-JX TOP265KG電源芯片FPGA verilog
四層電梯控制DE1-SoC開發(fā)板verilog 4層電梯畢業(yè)設計 oled顯示
基于單片機設計的水平儀(STC589C52+MPU6050)畢業(yè)設計 LCD顯示
STC89C52+HX711完成電子秤設計FPGA 數(shù)碼管
籃球計時器倒計時器DE0-CV開發(fā)板籃球比賽定時器VHDLFPGA LCD顯示
DE2-115開發(fā)板的4位電子密碼鎖數(shù)碼管LCD1602液晶顯示verilog51單片機 proteus仿真
基于51單片機的電流檢測【2路交流,LCD1602,TLC1543】(仿真)51單片機 proteus仿真
基于51單片機的鬧鐘【DS1302,數(shù)碼管,獨立按鍵】(仿真)FPGA 數(shù)碼管
DE0-CV開發(fā)板交通燈控制器紅綠燈VHDL正常和報警FPGA 數(shù)碼管
DE0開發(fā)板交通燈控制器紅綠燈時間可配VHDL