成人免费无码不卡毛片,亚洲AⅤ无码精品一区二区三区,国产尤物精品视频,久久精品日本亚洲,欧美成人一区三区无码乱码A片,中文字日产幕码一区二区色哟哟,亞洲日韓中文字幕網AV

  • 方案介紹
  • 附件下載
  • 相關(guān)推薦
申請入駐 產(chǎn)業(yè)圖譜

60進(jìn)制遞減計數(shù)器設(shè)計Verilog代碼ISE仿真

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

2-2504021G135L2.doc

共1個文件

名稱:60進(jìn)制遞減計數(shù)器設(shè)計Verilog代碼ISE仿真

軟件:ISE

語言:Verilog

代碼功能:

60進(jìn)制遞減計數(shù)器,使用開關(guān)控制計數(shù)器的功能,當(dāng)開關(guān)為1時,預(yù)置初始值為59,開關(guān)為0時按時鐘遞減1,減到0回59。

FPGA代碼Verilog/VHDL代碼資源下載:www.hdlcode.com

演示視頻:

設(shè)計文檔:

1. 工程文件

2. 原理圖文件

3. 程序代碼

4. UCF文件

5. 工程編譯

6. Testbench

7. 仿真圖

部分代碼展示:

`timescale?1ns?/?1ps
////////////////////////////////////////////////////////////////////////////////
//?Company:?
//?Engineer:
//
//?Create?Date:???23:28:44?12/12/2019
//?Design?Name:???counter60
//?Module?Name:???C:/Users/Administrator/Desktop/N023/counter60/test_bench.v
//?Project?Name:??counter60
//?Target?Device:??
//?Tool?versions:??
//?Description:?
//
//?Verilog?Test?Fixture?created?by?ISE?for?module:?counter60
//
//?Dependencies:
//?
//?Revision:
//?Revision?0.01?-?File?Created
//?Additional?Comments:
//?
////////////////////////////////////////////////////////////////////////////////
module?test_bench;
//?Inputs
reg?clk;
reg?rst;
reg?up;
//?Outputs
wire?[5:0]?cnt;
//?Instantiate?the?Unit?Under?Test?(UUT)
counter_sch?uut?(
.clk(clk),?
.rst(rst),?
.up(up),?
.cnt(cnt)
);
  • 2-2504021G135L2.doc
    下載

相關(guān)推薦

赣榆县| 阳原县| 曲麻莱县| 棋牌| 通渭县| 山阳县| 乾安县| 陕西省| 晋宁县| 昌乐县| 城固县| 南开区| 南康市| 郑州市| 孝义市| 静海县| 射阳县| 马鞍山市| 象山县| 和政县| 饶平县| 象州县| 邳州市| 务川| 香河县| 萨迦县| 深圳市| 闸北区| 定兴县| 武乡县| 延安市| 综艺| 福泉市| 卢龙县| 孟州市| 全州县| 灵石县| 许昌市| 伊宁市| 宣汉县| 扎鲁特旗|