在高速PCB設計中,差分過孔之間設置禁止布線區(qū)域具有重要意義。首先它能有效減少其他信號線對差分信號的串擾,保持差分對的信號完整性。其次禁止布線區(qū)域有助于維持差分對的對稱性,確保信號傳輸的平衡性。此外它還能優(yōu)化差分信號的回流路徑,降低過孔寄生效應,減少信號反射和阻抗不連續(xù)性。通過這些措施,差分信號的傳輸質量得以提升,從而滿足高速信號傳輸?shù)囊蟆?b>
那么可以通過FanySkill中“布線功能-添加差分過孔禁布區(qū)”的功能快速實現(xiàn)其效果,以下為具體的功能操作教程。
1、執(zhí)行菜單命令“FanySkill-布線-差分過孔禁布區(qū)”選項
如下圖1所示,或者在command對話框內輸入“DVAP”快捷命令如下圖2所示,都可激活添加差分過孔禁布區(qū)的功能命令。
2、差分過孔禁布區(qū)命令激活后,打開“Options”參數(shù)面板,將“Active Class and Subclass”選項設置“Route Keepout”層,并且其下欄設置“All”如下圖3所示,其含義為此禁步區(qū)在所有層有效。
3、“Options”參數(shù)面板中的“Expand size of vias(mils)”選項其含義為此禁步區(qū)的大小對比于過孔需要外擴多少的設置;此處推薦設置為10MIL如下圖4所示,具體參數(shù)大小可按照自己的設計需求進行設置即可。
4、“Options”參數(shù)面板設置完成之后,光標點擊需要設置禁步區(qū)的差分信號過孔,即可按照設置的參數(shù)大小自動在差分過孔之間形成禁布區(qū)域,如下圖5所示。
5、其他各個層的禁布區(qū)效果如下圖6所示。
視頻教程:Cadence Allegro Skill功能介紹及Skill腳本下載
本文凡億教育文章,轉載請注明來源!投稿/招聘/廣告/課程合作/資源置換 請加微信:13237418207