成人免费无码不卡毛片,亚洲AⅤ无码精品一区二区三区,国产尤物精品视频,久久精品日本亚洲,欧美成人一区三区无码乱码A片,中文字日产幕码一区二区色哟哟,亞洲日韓中文字幕網AV

  • 正文
    • 下面以100pin封裝開發(fā)板作為示例:
  • 相關(guān)推薦
申請入駐 產(chǎn)業(yè)圖譜

AG32 MCU CPLD混合編程 VE配置

04/14 07:36
812
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點資訊討論

VE配置對于一般的嵌入式開發(fā)者比較陌生,不清楚是怎么一回事。VE配置對于AG32 MCU+CPLD混合編程來說,非常重要。VE里主要包括了4大部分:PLL(系統(tǒng)時鐘,最大5路輸出),MCU信號與引腳綁定,CPLD信號與引腳綁定,以及MCU與CPLD之間的信號關(guān)聯(lián)。Prepare Logic以后,系統(tǒng)會自動生成一個CPLD的頂層用戶入口。

之前一直提到的AG32與其他芯片(比如ST、GD)在使用上有一個很大的差異點,是AG32的IO引腳并不是定死的,而是配置的。就是通過這個VE文件來實現(xiàn)的。所有可配置的MCU信號,見《AGRV2K_邏輯設(shè)置.PDF》。Mcu里用到哪個信號就在VE里配置對應(yīng)引腳,沒用到的不用配置。

下面以100pin封裝開發(fā)板作為示例:

#PLL 部分:

SYSCLK 100???#配置系統(tǒng)時鐘頻率,M為單位。407最高頻率可到248M
HSECLK?8??????#使用的外部晶振頻率,M為單位,建議取值范圍 4~16

#MCU與引腳:

UART0_UARTRXD PIN_69??#串口0的收引腳
UART0_UARTTXD PIN_68??#串口0的發(fā)引腳

GPIO6_2 PIN_23??#IO_Button1
GPIO6_4 PIN_24??#IO_xxxx

I2C0_SDA PIN_36??#I2C0
I2C0_SCL PIN_35???#I2C0

#CPLD與引腳:

CPLD_TX??PIN_17:OUTPUT? ?#CPLD一個發(fā)送信號綁定到PIN_17

#CPLD與MCU:

GPIO4_1 iocvt_chn:OUTPUT??#MCU GPIO4_1 信號與 CPLD?iocvt_chn相連。

在書寫格式中,前邊為信號量的名稱,后邊為PIN腳編號。

配置的限制:

1. 只有少數(shù)幾個外設(shè)不能配置引腳(芯片定死了引腳):

包括:ADC/DAC/CMP、USB、MAC,以及硬件的JTAG/OSC/RTC/VDD/GND。

如果使用到這些外設(shè),只能使用對應(yīng)引腳。

如果不用這些外設(shè),空閑出來的引腳可以被用于其他用途。

2. 在可配置的項中,注意相互間的少量沖突;

在《AGRV2K_邏輯設(shè)置.pdf》中有詳細描述。

另外:不可配置的引腳(ADC、USB這些),在32pin/48pin/64pin/100pin上的對應(yīng)是不同的。注意區(qū)分。

相關(guān)推薦

登錄即可解鎖
  • 海量技術(shù)文章
  • 設(shè)計資源下載
  • 產(chǎn)業(yè)鏈客戶資源
  • 寫文章/發(fā)需求
立即登錄
资讯| 灵璧县| 宽城| 扶风县| 云霄县| 临颍县| 栖霞市| 灵台县| 龙游县| 自贡市| 广平县| 夏邑县| 安陆市| 水富县| 台中市| 民丰县| 卓资县| 北票市| 安庆市| 姜堰市| 宁国市| 彰化市| 永寿县| 浪卡子县| 赤城县| 全椒县| 鹤峰县| 齐河县| 滁州市| 晴隆县| 秀山| 姜堰市| 蛟河市| 大姚县| 镇平县| 南丹县| 图们市| 乃东县| 确山县| 汉源县| 济源市|